Поиск по базе сайта:
Які принципи програмно-керованих еом не використовувалися Нейманом icon

Які принципи програмно-керованих еом не використовувалися Нейманом




Скачати 183.68 Kb.
НазваЯкі принципи програмно-керованих еом не використовувалися Нейманом
Дата конвертації15.11.2012
Розмір183.68 Kb.
ТипДокументи
1. /AKC/БЛАНК_контролю_нау.doc
2. /AKC/КОНТРОЛЬНА_АКС.doc
3. /AKC/ЛЕКЦIф_м1/01_ЛЕКЦIЯ__1.doc
4. /AKC/ЛЕКЦIф_м1/02_ЛЕКЦIЯ__2.doc
5. /AKC/ЛЕКЦIф_м1/03_ЛЕКЦIЯ__3.doc
6. /AKC/ЛЕКЦIф_м1/04_ЛЕКЦIЯ__4.doc
7. /AKC/ЛЕКЦIф_м1/05_ЛЕКЦIЯ__5.doc
8. /AKC/ЛЕКЦIф_м1/06_ЛЕКЦIЯ__6.doc
9. /AKC/ЛЕКЦIф_м1/07_ЛЕКЦIЯ__7.doc
10. /AKC/ЛЕКЦIф_м1/ЛЕКЦIЯ__8_процесори/01_x86.doc
11. /AKC/ЛЕКЦIф_м1/ЛЕКЦIЯ__8_процесори/02_Поколiння_процесорiв_з_1_по_7.doc
12. /AKC/ЛЕКЦIф_м1/ЛЕКЦIЯ__8_процесори/03_Процесори_молодших_поколiнь.doc
13. /AKC/ЛЕКЦIф_м1/ЛЕКЦIЯ__8_процесори/04_Мiкропроцесори_шостого_поколiння.doc
14. /AKC/ЛЕКЦIф_м1/ЛЕКЦIЯ__8_процесори/05_Архiтектура_IA64.doc
15. /AKC/ЛЕКЦIф_м1/ЛЕКЦIЯ__8_процесори/06_Огляд_сучасних_процесорiв.doc
16. /AKC/ЛЕКЦIф_м1/ЛЕКЦIЯ__8_процесори/_00_ЛЕКЦIЯ__8.doc
17. /AKC/ЛЕКЦIф_м1/ЛЕКЦIЯ__8_процесори/_ПРОЦЕСОРИ_мат.doc
18. /AKC/ЛЕКЦIф_м1/ЛЕКЦIЯ__8_процесори/_Типи процесорiв.doc
19. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_10/10_01_ОРГАНIЗАЦ_ПАМ+.doc
20. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_10/10_02_ДИНАМIЧНА_ПАМ+.doc
21. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_10/10_03_ТАЙМIНГИ+.doc
22. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_10/10_а_ЛЕКЦIЯ_ОП.doc
23. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_10/10_б_ЛЕКЦIЯ_Таймiнги.doc
24. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_10/10_в_ЛЕКЦIЯ_Огляд_ОП.doc
25. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_11/11_00_Фiзична структура HDD.doc
26. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_11/11_01_НАКОПИЧУВАЧI_+.doc
27. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_11/11_02_ЛЕКЦIЯ_RAID_.doc
28. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_11/11_02_ПРИСТР_ЗБЕРЕЖ_ДАНИХ_1+.doc
29. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_11/11_03_IDE.doc
30. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_11/11_04_SCSI_.doc
31. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_12/12_01_ШИНИ_розширення.doc
32. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_12/12_01а_PCI.doc
33. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_12/12_01б_PCI_express.doc
34. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_13/13_00_Iнтерфейси.doc
35. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_13/13_01_СОМ.doc
36. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_13/13_02_LPT.doc
37. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_13/13_03+06_Iнтерфейси.doc
38. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_13/13_04_USB+FireWire.doc
39. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_13/13_05_Fibre Channel.doc
40. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_13/13_07_Bluetooth.doc
41. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_13/13_08_IrDa.doc
42. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_14/14_00_Вiдесистема.doc
43. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_14/14_00_вiдеоадаптер.doc
44. /AKC/ЛЕКЦIф_м2/ЛЕКЦIЯ_14/14_01_Аудио_ГУК_Р12.doc
45. /AKC/ПИТАННЯ+модуль2+акс.doc
46. /AKC/ПИТАННЯ_МОДУЛЬ_ь1+.doc
47. /AKC/тесты с ответами.doc
Національний авіаційний унуверситет
Завдання на контрольну роботу завданям курсової роботи з дисципліни «Архітектура комп’ютерних систем»
Тема 1 Класичні основи побудови еом. Покоління комп’ютерів
Тема 2 Основні архітектури кс
Тема: Системні ресурси Системними ресурсами
Тема: Системні ресурси. (продовження) Система переривань
Тема: Системні ресурси (продовження) Прямий доступ до пам'яті dma
1. Поняття системної плати
Тема організація введення-виведення І bios
X86 Intel 80x86
Архітектура і мікроархітектура процесорів. Покоління процесорів
Мікропроцесори фірми Intel молодших поколінь
Мікропроцесори шостого покоління
Архітектура ia-64
Arhitektura komp system
Рис 1 Верхній рівень структурної організації комп‘ютера
Зміст Введення
Тип процессора Микро-архитектура
Підсистеми пам'яті
Динамічне озп. Конструктивні особливості
Таймінги пам'яті поняття «таймінгів»
Тема 12. Класифікація запам’ятовуючих пристроїв. Типи оперативної пам’яті план лекції Поняття «пам’ять еом»
Тема 13. Таймінги
Arhitektura komp system
Тема 14. Фізична структура жорсткого диску
Жорсткі диски. Введення 2 Фізичний пристрій жорсткого диска 2
Raid-масиви початкового рівня Що таке raid?
Устройства хранения данных
Интерфейс ide ata/atapi и sата
Arhitektura komp system
8. pci/pci-x
Шини pci/pci-x
Шина pci express Шина pci express
Usb fireWire ps/2 ata (ide)/ атарі
Інтерфейс rs-232C — com-порт
Паралельний інтерфейс — lpt-порт
Універсальна послідовна шина
Usb (Universal Serial Bus універсальна послідовна шина) є промисловим стандартом розширення архітектури рс, орієнтованим на інтеграцію з телефонією І пристроями побутової електроніки. Версія 1
Fibre Channel Fibre Channel
Arhitektura komp system
Arhitektura komp system
Arhitektura komp system
Тема 11. Відеоадаптер
Img src= 44 html 2f3a33e
Питання до модуля №2
2) Основні компоненти машини фон Неймана 3) Які покоління комп’ютерів характеризуються децентралізацією управління процедурами вводу-виводу (системи переривання програм)
Які принципи програмно-керованих еом не використовувалися Нейманом

1) Які принципи програмно-керованих ЕОМ не використовувалися Нейманом

-програмного керування;- умовного переходу;- збереженої програми,;- довільного доступу до елементів пам’яті;

- використання двійкової системи числення;- багаторівневої ієрархічної пам’яті.

2) Основні компоненти машини фон Неймана

  • арифметично-логічний пристрій;

  • пристрій керування;

  • запам’ятовуючий пристрій, чи пам’ять для зберігання програм і даних;

  • зовнішні пристрої для введення-виведення інформації.

3) Які покоління комп’ютерів характеризуються децентралізацією управління процедурами вводу-виводу (системи переривання програм)

другого

4) Яке покоління комп’ютерів реалізувало початковий етап переходу до ієрархічної структури пам’яті

другого покоління

5) Яке покоління комп’ютерів реалізувало перші алгоритмічні мови та перші системні програми – компілятори

другого покоління

6) Які компоненти увійшли до центрального процесора

  • пристрій керування;

  • арифметичний і логічний пристрій (АЛП;

  • регістри, які зберігають оперативну інформацію під час виконання процесором поточної операції;

  • внутрішні зв‘язки ЦП – деякий механізм, який забезпечує сумісну роботу трьох інших компонентів ЦП.

7) Сімейство програмно сумісних машин характерне для яких поколінь комп’ютерів 3

8) Що таке мультипрограмуванняце засіб організації обчислювального процесу, при якому на одному процесорі поперемінно виконується декілька програм.

9) Що входить структурно у велику пам’ять (mass-memory).

Сруктурно у велику пам’ять входить оперативна пам’ять і частина зовнішньої (дискової) пам’яті.

10) В якому поколінні комп’ютерів відбулося впровадження візуальних пристроїв вводу–виводу 3

11) Яка є основна концепція віртуальної машини спільне використання ресурсів машини багатьма незалежними користувачами.

12) Які покоління комп’ютерів використовують інтегральні мікросхеми з великою (ВІС) і надвеликими (НВІС) ступенями інтеграції 4

13) Врамках якого покоління були створені багатопроцесорні обчислювальні системи 4

14) Що покладено в основу функціонування аналогових обчислювальних машин

Аналогові обчислювальні машини (АОМ) оперують із математичними змінними, що подані у вигляді неперервно змінюваних фізичних величин. В основу АОМ покладено моделювання, сутність якого складається в зміні досліджуваного фізичного процесу електричною моделлю, що має такі ж властивості. Це дозволяє істотно спростити процес дослідження, зробити його більш зручним і економічним. Серед існуючих методів моделювання найбільше застосування знайшли фізичне і математичне моделювання.

15) Виберіть невірне твердження щодо цифрових обчислювальних машин

У цифрових обчислювальних машинах (ЦОМ) вся інформація подається у вигляді дискретних значень. Для дискретних повідомлень характерна наявність фіксованого набору елементів, із яких у деякі моменти часу формуються різноманітні послідовності. Елементи, із яких складається дискретне повідомлення, називаються буквами або символами. При цьому під буквами розуміють будь-які знаки – звичайні букви, цифри, розділові знаки, математичні та інші знаки, що використовуються для представлення дискретних повідомлень. Будь-який символ у ЦОМ реалізується комбінацією станів окремих елементів, кожний із яких володіє двома стійкими станами.

До переваг ЦОМ варто віднести їхню універсальність, високу точність одержуваних рішень, можливість вирішувати математичні завдання будь-якої складності і виконувати логічні операції.

Незважаючи на високі швидкості роботи, машини цього класу мають обмежену швидкодію, тому що час розв’язання завдання звичайно складається з витрат часу на введення вхідної інформації, виконання послідовності операцій розв’язання завдання, управління обчислювальним процесом і вивід результатів із машини.

16) Яке твердження є хибним, щодо характеристик універсальності

Універсальність забезпечує можливість однаково ефективно вирішувати завдання різноманітних класів практично для всіх галузей діяльності. Це досягається: універсальною системою команд, що містить поряд з операціями двійкової арифметики над числами з фіксованою і плаваючою крапкою, повний набір операцій десяткової арифметики над числами з фіксованою і плаваючою крапкою,

17) Виберіть твердження, яке не стосується до програмної сумісністі комп’ютерів

Сумісність досягається апаратно-програмними засобами з метою створення єдиного прикладного і системного програмного забезпечення для всіх моделей комп’ютера одного сімейства. Програмна сумісність виконувалась “знизу нагору”, тобто програми, розроблені для більш пізніх моделей ряду, не завжди могли бути реалізовані на ранніх моделях. Програмна сумісність комп’ютерів припускає застосування єдиних засобів кодування інформації, форматів даних і єдиної для всіх машин ряду системи команд.

18) Виберіть твердження, яке не стосується до поняття масштабованість

Маштабованість являє собою можливості нарощування числа і потужності процесорів, обсягів оперативної і зовнішньої пам’яті й інших ресурсів обчислювальної системи. Маштабованість повинна забезпечуватися конструкцією комп’ютера і його архітектурою, а також відповідними засобами програмного забезпечення.

19) Принцип агрегатності побудови апаратної платформи обчислювальної машини передбачає

Принцип агрегатності побудови апаратної платформи обчислювальної машини передбачає можливість підключення різноманітних по призначенню периферійних пристроїв.

20) Що зумовлює принцип регулярності

Принцип регулярності зумовлює закономірну повторюваність елементів структури і зв’язків між ними. Регулярність системи, як правило, розглядається на різних рівнях її організації. Основним шляхом збільшення регулярності структури МПП і МПС є широке використання пристроїв типу пам’яті, відмова від закріплення певних мікрооперацій за регістрами, використання регістрових структур, виконання регістрів загального призначення та інших регістрів у вигляді комірок пам’яті, використання магістрального способу обміну інформацією, стандартизація інтерфейсів, використання принципу мікропрограмного керування, розвиток паралельних мікропроцесорних систем.


21) Однопроцесорний комп’ютер, що має фон-нейманівську структуру, описується

Відповідно до класифікаційної схеми Фліна звичайний однопроцесорний комп’ютер, що має фон-нейманівську структуру, входить у систему, що описується (рис. 1а) одномірним потоком команд і одномірним потоком даних.


22) В яких системах опрацювання даних здійснюється таким чином, що інформація на виході одного процесора є вхідною для наступного в конвеєрному ланцюжку

МКОД – системи з множинним потоком команд і одиничним потоком даних

23) В яких системах утворюють так називані матричні багатопроцесорні системи

ОКМД – системи з одиничним потоком команд і множинним потоком даних

24) До якого типу ставляться обчислювальні системи з декількома модулями управління функціонуванням деякою множиною процесорних модулів

МКМД – системи з множинним потоком команд і множинним потоком даних

25) Який пристрій забезпечує взаємодію між компонентами комп’ютера

Постійна пам*ять ROM

26) Який компонент є енергозалежним ПЗП

Статична пам'ять, Оперативна пам'ять

27) Форм-фактор –це стандарт, що (виберіть невірне твердження)

стандарт, що визначає розміри материнської плати для персонального комп'ютера, місця її кріплення до корпусу; розташування на ній інтерфейсів шин, портів вводу/виводу, сокета центрального процесора (якщо він є) і слотів для оперативної пам'яті, а також тип розніму для підключення блоку живлення.


28/ Вказати невірний варіант способів взаємодії хост-програм з периферійними пристроями

Варіанти способів взаємодії:

Програмний обмін

Прямий доступ до пам’яті

Переривання

29/ Який з варіантів прямого доступу потребує застосування процесора


30/ В якому режимі процесора є доступним весь простір пам’яті вводу-виводу

Режим супервизора

31/ В якому режимі процесора доступ до простору пам’яті вводу-виводу є привілейованим

Режим супервизора

32/ Що відноситься до ініціалізації і початкового тестування апаратних засобів

POST

33/ За рахунок чого відбувається розподілення системних ресурсів в BIOS

BIOS Setup

34/ Який з компонентів BIOS відповідає за перший етап завантаження ОС

Системний модуль ROM BIOS

початкове завантаження (перший етап завантаження ОС) – Bootstrap Loader

35/ Відпрацювання базових функцій програмних звернень до системних пристроїв

ROM BIOS SERVICES

36/ Підтримка керованості конфігуруванням

DMI BIOS

37/ Підтримка автоматичного конфігурування

ACPI BIOS

38/ Підтримка енергоживлення

В процесорах Pentium починаючи з Pentium 90 застосовується нова технологія керування енергоживленням. Засоби енергоживлення працюють на двох рівнях: на рівні мікропроцесора і на рівні системи. Керування енергоживленням передбачає при виконанні задач переведення процесора в режим із зниженною тактовою частотою і зниженним споживанням живлення.

39/ З чого починається тест POST

Нижче представлена звичайна послідовність кроків тесту POST:

  1. Тестування регістрів процесора.

  2. Перевірка контрольної суми ROM BIOS.

  3. Перевірка й ініціалізація таймера 8253/8254, портів 8255..

  4. Перевірка і ініціалізація контролерів DMA 8237.

  5. Перевірка регенерації пам'яті.

  6. Тестування 64 Кбайт нижньої пам'яті.

  7. Завантаження векторів переривання і стека в нижню область пам'яті.

  8. Ініціалізація відеоконтролера.

  9. Тестування повного об'єму ОЗП.

  10. Тестування клавіатури.

  11. Тестування CMOS-пам’яті і годинника.

  12. Ініціалізація СОМ- і LPT-порта.

  13. Ініціалізація і тест контролера НГМД.

  14. Ініціалізація і тест контролера НЖМД.

  15. Сканування області додаткової пам'яті ROM BIOS.

  16. Виклик Bootstrap (Int 19h) – завантаження ОС, при неможливості – спроба запуску ROM 8astc (Int l8h), при невдачі – зупин процесора з повідомленням System Halted (система зупинена).

40/ Типи векторів переривань, які не ініціалізує BIOS

  • Ініціалізує в діапазоні адрес 0-0FFFFFh (0-10FFEF при відкритому Gate А20).



41/ Яким чином під’єднуються компоненти до центральної магістральної шини в шинно-мостовій архітектурі

У шинно-мостової архітектури є центральна магістральна шина, до якої інші компоненти підключаються через мости.

42/ Що є вузьким місцем в шинно-мостовій архітектурі

Шина, до якої підключається безліч пристроїв, є вузьким місцем

43/ Як називаються спеціалізовані мікросхеми, які забезпечують передачу даних між своїми зовнішніми інтерфейсами

У даному контексті хаби – це спеціалізовані мікросхеми, що забезпечують передачу даних між своїми зовнішніми інтерфейсами.

44/ В якій архітектурі використовується для зв’язку між північними і південними компонентами чіпсету шина PCI

Хабова архітектура

45/ Яка ідея заміни шинного з’єднання компонентів в технології HyperTransport

Основна ідея НТ – заміна шинного з'єднання компонентів (периферійних пристроїв) системою двоточкових зустрічно спрямованих з'єднань. При цьому досяжна більш висока тактова частота інтерфейсів, що забезпечує їх більш високу (порівняно з шинною) пропускну здатність.

46/ По топологічним властивостям є декілька пристрої в технології HyperTransport (вибрати невірний варіант)

  • Тунель (tunnel) – пристрій з двома інтерфейсами НТ; такі пристрої можуть збиратися в ланцюжок (daisy chain), що утворить логічну шину. Ланцюжок підключається до хоста (процесору з головним мостом), який відповідає за конфігурування всіх пристроїв і керує роботою НТ.

  • Міст (bridge) – пристрій, що сполучає одну логічно первинну шину (підключену до хоста) з однією або кількома логічно вторинними шинами (ланцюжками). Міст має набір регістрів, інформація яких дозволяє управляти розповсюдженням транзакцій між цими шинами (аналогічно мосту PCI).

  • Коммутатор (switch) – пристрій з декількома інтерфейсами НТ, за структурою аналогічний декільком мостам PCI, підключеним до однієї (внутрішньої) шини.

  • Тупик, або печера (cave) – пристрій з одним інтерфейсом НТ.


47/ Пристрій з двома інтерфейсами HyperTransport

Тунель (tunnel) – пристрій з двома інтерфейсами НТ;

48/ Пристрій, який з’єднує одну логічну первинну шину, яка під’єднана до хосту з однією, або декількома вторинними шинами в HyperTransport

Міст

49/ Пристрій з декількома інтерфейсами HyperTransport, який підключений до однієї внутрішньої шини

Коммутатор

50/ Пристрій з одним інтерфейсом HyperTransport

Тупик, або печера

51/ Господар шини, підключений до неї через головний міст і виконуючий функції конфігурування в технології HyperTransport

Хост (host) – це «господар шини», що підключається до неї через головний міст і виконує функції конфігурування (аналогічно і сумісно з PCI).

52/ Що не відноситься до системних ресурсів

  • адреси пам'яті;

  • канали запитів переривань (IRQ);

  • канали прямого доступу до пам'яті (DMA);

  • адреси портів вводу-виводу.

53/ Із-за яких системних ресурсів найбільша ймовірність виникнення конфліктних ситуацій в КС

Найбільш поширені проблеми пов'язані з ресурсами пам'яті - адреси пам'яті

54/ Який розмір адресного простору доступний в процесорах 8086/88

Процесори 8086/88, що застосовувалися в перших моделях PC, мали доступний адресний простір 1 Мбайт (20 біт шини адреси).

55/ Який розмір стандартної пам’яті

640 Кбайт

56/ Де знаходиться верхня пам'ять

Адреси A0000h–FFFFFh (384 Кбайт) – верхня пам'ять (Upper Memory Area, UMA), зарезервовані для системних потреб. У ній розмішають області буферної пам'яті адаптерів, підключених до шин ISA

57/ Де знаходиться додаткова пам'ять

Пам'ять вище 100000h – додаткова, або розширена, пам'ять (extended memory). Безпосередньо доступна тільки в захищеному режимі для комп'ютерів з процесорами 286 і вище

58/ Як визначається верхня межа пам’яті

Верхня межа пам'яті, яка адресується, визначається розрядністю шини адреси процесора та системної шини: ці розрядності можуть і не збігатися (обмеження дає компонент з мінімальною розрядністю).

59/ Для чого використовується вентиль лінії А20

Однак для повної сумісності з процесором 8086/88 ввели вентиль лінії А20 шини адреси – GateA20, який, або пропускає сигнал від процесора, або примусово обнуляє лінію А20 системної шини адреси.

60/ Яку розрядність повинна мати шина адреси, щоб адресувати 4 Гбайт

32-розрядні процесори з 36-бітною шиною адреси


61/ Сучасні ПК, який обсяг пам’яті можуть адресувати до 4Гб


62/ Які області має верхня пам’ять

  • Адреси A0000h-BFFFFh (128 Кбайт) – відеопам’ять (Video RAM, VRAM). Зазвичай використовується не повністю.

  • Адреси C0000h-DFFFFh (128 Кбайт) – резерв для адаптерів (adapter ROM і adapter RAM), використовують власні модулі ROM BIOS або/і спеціалізований ОЗП, які розділяли з системною шиною.

  • Адреси E0000h-EFFFFh (64 Кбайт) – вільна область, іноді зайнята підсистемні модулі BIOS (system BIOS).

  • Адреси F0000h-FFFFFh (64 Кбайт) – системні модулі BIOS.

  • Адреси FD000h-FDFFFh – ESCD (Extended System Configuration Data) – область незалежної пам'яті, що використовується для конфігурування пристроїв Plug and Play. Ця область є тільки при наявності PnP BIOS, це становище і розмір жорстко не задані.

63/ Що використовується для прискорення звернень до пам'яті пристроїв з повільною пам’яттю

Для прискорення звернень до пам'яті цих пристроїв застосовується тіньова пам'ять (shadow memory) – підміна пам'яті системним ОЗП.

64/ Що розміщується в області стандартної памяті

  • 00000h-003FFh – вектори переривань (interrupt vectors), всього 256 подвійних слів;

  • 00400h-004FFh – область змінних BIOS (BIOS data area);

  • 00500h-00xxxh – область DOS (DOS area);

  • 00xхxh-9FFFFh – пам'ять, яку надають користувачеві (user RAM), всього до 638 Кбайт (для PS/ 2 Mouse область 9FC00h-9FFFFh використовується як розширення області змінних BIOS, тому розмір призначеної для користувача пам'яті менше).

65/ Як визначається обсяг віртуальної пам’яті

визначається об'ємом ОЗП і файлів підкачки (їх може бути й кілька).

66/ Як називається сигнал, що викликає переривання

Будь-яка особлива ситуація, що викликає переривання, супроводжується сигналом, який називається запитом переривання (ЗП).

67/ Який часовий відрізок не існує при виконанні переривання

tр – час реакції процесора на ЗП;

tс – час збереження стану перерваної програми і виклику обробника переривання;

tв – час відновлення перерваної програми.

68/ Яким терміном називається максимальна кількість програм, які можуть переривати одна одну

Глибина переривання – максимальна кількість програм, які можуть переривати одна одну.

69/ З чим співпадає глибина переривань

Глибина переривання зазвичай збігається з кількістю рівнів пріоритетів, що розпізнаються системою переривань.

70/ Які є загальні типи переривань

Переривання діляться на апаратні і програмні.

71/ Які є типи апаратних переривань

  • масковані, які можуть бути замасковані програмними засобами комп'ютера;

  • немасковані, запит від яких таким чином замаскований бути не може. (використовуються для сигналізації про фатальні апаратні помилки).


72/ Яка найпріоритетніша дія при надходжені декількох запитів переривань

найприорітетніший незамаскований

73/ Які входи запитів зовнішніх апаратних переривань мають процесори типу х86

  • NMIнемасковане переривання, використовується для ЗП при порушенні живлення;

  • INTмасковане переривання, запит від якого можна програмним чином замаскувати шляхом скидання прапора IF в регістрі прапорів.

74/ Які функції відсутні в контролері пріоритетних переривань

Його функції:

  1. Сприйняття і фіксація ЗП від зовнішніх пристроїв.

  2. Визначення незамаскованих запитів серед запитів, які надійшли.

  3. Проведення арбітражу: виділення найбільш пріоритетного запиту з незамаскованих запитів відповідно до встановленого механізмом призначення пріоритетів.

  4. Порівняння пріоритету виділеного запиту з пріоритетом запиту, який в даний момент може оброблятися в мікропроцесорі, формування сигналу запиту на вхід INT мікропроцесора у випадку, якщо пріоритет нового запиту вище.

  5. Передача в мікропроцесор по шині даних типу переривання, вибраного в процесі арбітражу, для запуску відповідної програми-обробника переривання; ця дія виконується за сигналом дозволу переривання INTA від мікропроцесора, який видається у випадку, якщо переривання в регістрі прапорів мікропроцесора не замасковані (IF = 1).


75/ Скільки запитів на переривання передбачено у ПК

У нових комп'ютерах передбачено 16 ЗП з номерами від 0 до 15

76/ Який канал переривань має найбільший пріоритет

Програмований таймер

77/ Яке позначення мають канали переривань в документації

IRQ

78/ Які переривання сигналізують про фатальні помилки в системі ПК

Немасковані переривання

79/ Які переривання використовуються для сигналізації про події в пристроях

Масковані переривання

80/ Як називається обмін між системною пам'яттю (ОЗУ) і пристроєм, що виконується без безпосереднього участі процесора

DMA - ПДП

81/ Яким чином реалізується DMA для шини PCI (і подальших її модифікацій)

Контролер був частиною пристрою

82/ скільки каналів ПДП має контролер типу і8237

Типовим прикладом використання DMA є контролери дисководів і вінчестера. У системах IBM PC XT/AT використовується контролер DMA Intel 8237A (рис. 6.1), що забезпечує чотири 8-бітових канали DMA. У IBM PC AT застосовується каскадне включення двох контролерів DMA (рис. 6.2). 8237A, що забезпечує чотири 8-бітових канали, і 8237A-5, що забезпечує чотири 16-бітових канали.

83/ Яке позначення мають канали ПДП DMA

84/ Який простір адресації для пристроїв вводу/виводу допускає стандарт

0-7

85/ Який простір адресації для пристроїв вводу/виводу використовує переважна більшість плат розширення

з 300h по 31Fh

86/ Скільки розрядів адреси можливо використовувати для адресації простору вводу/виводу

16 розрядів адреси

87/ Скільки розрядів використовує переважна більшість плат розширення для адресації простору вводу/виводу

10 молодших розрядів

88/ Який системний пристрій з перерахованих не використовується в ПК

Використовуються: мікропроцесора, системна пам'ять, контролери переривань і прямого доступу, тактовий генератор, системний таймер, буферні мікросхеми, контролер шини і т.д.

89) Який процесор першим із х86 використав технологію попередніх переходів

90) Який пристрій не включають моделі процесорів

91) Який процесор першим використав кеш 2-го рівня 80486


92) Яке твердження не відноситься до принципу програмного управління

Центральний процесор є основним пристроєм комп’ютера, призначеним для реалізації принципу програмного управління в процесі обробки даних. Процесор виконує такі функції:

- завантаження команди у відповідний регістр;

- дешифрацію коду операції і завантаження операндів, що беруть участь в операції;

- виконання операції і розміщення результату в операційному пристрої або в пам’яті комп’ ютера;

-сприймає й опрацьовує запити переривань, що надходять як з пристроїв машини, так і з зовнішнього середовища;

-у разі потреби ініціює роботу зовнішніх пристроїв пам’яті і пристроїв вводу-виводу.

Виконання будь-якої команди в процесорі розділено на дрібні етапи – мікрооперації (мікрокоманди), під час яких виконуються визначені елементарні дії. Конкретний склад мікрооперацій визначається системою команд і логічною структурою комп‘ютера. Послідовність мікрооперацій, що реалізують деяку команду, утворює мікропрограму команди, яка є основною при проектуванні управляючих автоматів процесора.

93) Основний цикл обробки команди не включає

Включає: Обчислення, чекання, перевірка наявності незамаскованих переривань, Чекання запитів переривань, обчислення, процедура обробки переривання, Вибірка команди і формування адреси наступної команди в ЛчК, вибірка чергової команди, дешифрація коду операції команди, формування виконавчих адрес операндів і вибірка їх із пам’яті, опрацювання операндів в операційному блоці і запам’ятовування результату, розпізнавання групи команди, формування виконавчих адрес операндів, завантаження операндів в операційний блок, Виконання операції, формування ознаки результату, запам’ятовування результату

94) Який елементи не входить до складу ЦП

До складу ЦП входять:

пристрій керування, арифметичний і логічний пристрій (АЛП), регістри, внутрішні зв‘язки ЦП

95) З якого покоління процесорів використовується підтримка мультипроцесорної обробки 5.


96) Вибрати пункт, який не відноситься до функцій процесора

Процесор виконує такі функції:

- завантаження команди у відповідний регістр;

- дешифрацію коду операції і завантаження операндів, що беруть участь в операції;

- виконання операції і розміщення результату в операційному пристрої або в пам’яті комп’ ютера;

-сприймає й опрацьовує запити переривань, що надходять як з пристроїв машини, так і з зовнішнього середовища;

-у разі потреби ініціює роботу зовнішніх пристроїв пам’яті і пристроїв вводу-виводу.

97) Які типи регістрів не входять до локальної пам’яті

локальну пам’ять, у яку входять управляючі регістри, регістри загального призначення (РЗП) і регістри з плаваючою крапкою.

98) Вказати інформацію, яка не міститься в управляючих регістрах процесора?

Блок управляючих регістрів містить регістри і лічильники, які безпосередньо беруть участь в управлінні процесом опрацювання інформації. У цих регістрах зберігається інформація про стан процесора, про адреси поточної і наступних команд, про запити переривання та ін. До блока управляючих регістрів також відносяться управляючі тригери, що фіксують режими роботи процесора.

99) Яку архітектура мають комп’ютери з повним набором команд CISC-архітектурою

100) В якій архітектурі є наявність великої кількості регістрів RISC-архітектур

101) Для якого типу процесорів характерно наступне: порівняно невелике число регістрів загального призначення; велика кількість машинних команд; широка номенклатура методів адресації CISC- процесорів

102) В архітектурі яких процесорів передбачалося відділення команд опрацювання від команд роботи з пам’яттю і робився упор на ефективне конвеєрне опрацювання RISC-архітектура

103) Система команд в архітектурі яких процесорів розроблялася таким чином, щоб виконання будь-якої команди займало невеличку кількість машинних тактів (переважно один) RISC-архітектура

104) Архітектура яких процесорів дозволяє скоротити час реалізації інструкцій за рахунок паралельного опрацювання декількох команд Архітектура машин VLIW

105) Який тип процесорів використовує мінімальний набір команд і стекову модуль обчислювального пристрою

106) Які типи команд не відносяться до непривілейованого набору команд

До непривілейованих відносяться команди, за якими виконуються арифметичні і логічні операції над даними, а також команда “Звернення до супервізору”.

107) Які типи команд відносяться до привілейованого набору команд

Привілейовані - це команди вводу-виводу, а також команди переключення режимів і діагностики.

108) Скільки команд виконується за кожний цикл процесора однієї команди.

109) Яке покоління мало набір нерівномірних 16-розрідних регістрів та сегментну систему адресації пам’яті в межах 1 Мбайт 1

110) Яке покоління почало використовувати захищений режим 2

111) Яке покоління започаткувало перехід до 32-розрядної архітектури IA-32 3

112) В якому поколінні збільшився об’єм пам’яті з адресацією до 4 Гбайт реальної та 64 Тбайт віртуальної 3

113) В якому поколінні процесорів основні операції почало виконувати RISC-ядро із вхідних CISC-інструкцій 4

114) В якому поколінні з’явилася суперскалярна архітектура 5

115) В якому поколінні з’явилося розширення MMX 5

116) В якому поколінні з’явилося динамічне виконання інструкцій 6

117) В якому поколінні з’явилося розширення SSE та 3DNow! 6

118) З якого по яке покоління (включно) процесори були скалярними 1-4

119) До яких двох типів регістрів є постійний доступ

Регістри загального призначення, а також регістри сегментів доступні завжди

120) Скільки біт інформації міг обробляти 1-й процесор 4004 4-бітний

121) Скільки біт інформації міг обробляти процесор 8080 8-бітний

122) Який процесор був першим в сімействі х86 8086

123) Який процесор був першим шістнадцяти розрядним процесором 8086

124) З якого процесора почалася історія IBM PC 8086

125) Яка розрядність шини даних була в процесора і8088 20-розрядна

126) В якому процесорі в системі команд поряд з командами MMX-розширення включено 70 нових SIMD-інструкцій

Pentium III(i686)

127) Який з перерахованих процесорів належить до процесорів 7-го покоління

AMD K7 і Pentium 4 у Intel

128) Який з перерахованих процесорів використовують архітектуру x86-64/EM64T

Opteron Перший процесор, що підтримує архітектуру x86-64.

Athlon 64









Схожі:




База даних захищена авторським правом ©lib.exdat.com
При копіюванні матеріалу обов'язкове зазначення активного посилання відкритою для індексації.
звернутися до адміністрації