Поиск по базе сайта:
Мс –модули сети, а адаптер, устройство согласования, цп icon

Мс –модули сети, а адаптер, устройство согласования, цп




НазваМс –модули сети, а адаптер, устройство согласования, цп
Сторінка3/8
Дата конвертації26.11.2013
Розмір0.64 Mb.
ТипДокументи
1   2   3   4   5   6   7   8
1. /ISP DAS 081201.doc
2. /pci express.doc
3. /ris_int07.doc
4. /stup345.pdf
5. /wopint_08.doc
6. /Методичка по НВЛ08_050602.DOC
7. /Методичка по НВЛ08_081024.DOC
8. /Обзор.doc
9. /Парал_интерф/CompactPCI,PC104/Отчет.doc
10. /Парал_интерф/IEEE 1284_2.doc
11. /Парал_интерф/ISA.doc
12. /Парал_интерф/pci/pci-20/1.DOC
13. /Парал_интерф/pci/pci-20/2.DOC
14. /Парал_интерф/pci/pci-20/3.DOC
15. /Парал_интерф/pci/pci-20/4.DOC
16. /Парал_интерф/pci/pci-20/5.DOC
17. /Парал_интерф/pci/pci-20/6.DOC
18. /Парал_интерф/pci/pci-20/7.DOC
19. /Парал_интерф/pci/pci-20/8.DOC
20. /Парал_интерф/pci/pci-20/9.DOC
21. /Парал_интерф/pci/pci-20/CH1-3.DOC
22. /Парал_интерф/Спецификация PX1.doc
23. /Парал_интерф/Стандарт IEEE 1284.doc
24. /Парал_интерф/реферат по интерфейсам.doc
25. /Парал_интерф/хар_парал.инт.doc
26. /Послед_интерф/PCI_EXpr.doc
27. /Послед_интерф/RS485 для чайников.doc
28. /Послед_интерф/USB.doc
29. /Послед_интерф/Wi Fi.doc
30. /Послед_интерф/ПРЕОБРАЗОВАТЕЛИ ИНТЕРФЕЙСА USB.doc
31. /Послед_интерф/Реферат по ИРДА.doc
32. /Послед_интерф/стандарт CAN/Aldis.doc
33. /лит_инт.doc
34. /рб_пр_интерф_07.doc
С. П. Королева архитектура автоматизированных систем на основе модулей icp das серии i-7000
Курсовой проект «Интерфейс pci express»
Мс –модули сети, а адаптер, устройство согласования, цп
Вопросы по курсу "Интерфейсы асоиу" Общие вопросы организации интерфейсов
Проектирование измерительных систем на основе нвл-08
С. П. Королева проектирование измерительных систем на основе Многофункционального устройства нвл-08
Тема номера
Документация по интерфейсам: Compactpci, MicroPC, pc/104, pc/104+ Пояснительная записка к курсовому проекту по курсу "Интерфейсы асоиу"
Интерфейс ieee-1284
Интерфейс isa методические указания к курсу лекций «Интерфейсы автоматизированных систем обработки информации и управления» Самара 2005 Составитель: Иоффе Владислав Германович удк 681. 3 Интерфейс isa
Спецификация локальной шины pci
Реализация Хронология реализации
Реализация 0
Функционирование шины
Электрическая спецификация
Конструктивная спецификация
Руководство по системному проектированию pci, реализация 6, действует с 1 ноября 1992 года. Объединение запросов по техническим изменениям (ecrs)
Реализация 0
Диапазон сигнала Сопутствующие документы
Введение Содержание спецификации
Введение 2 Цель разработки 2 Терминология 3 Полезные ссылки 3 Обзор архитектуры pxi 3
С. П. Королева Стандарт ieee 1284 Подготовили: Есипов С. Б. Громов А. Е. Преподаватель: Иоффе В. Г
Министерство науки, высшей школы и технической политики российской федерации комитет по высшей школе самарский государственный аэрокосмический университет им. С. П. Королева факультет №6 Кафедра
Основные характеристики параллельных интерфейсов
Курсовой проект «Интерфейс pci express»
Ооо "Маяк": разводка печатных плат, разработка электронных систем управления
1. Общая характеристика 5 Структура usb 6
Пояснительная записка к курсовому проекту по дисциплине «Интерфейсы асоиу» на тему: «Интерфейс Wi Fi»
Преобразователи интерфейса usb на микросхемах ft8U232AM, ft8U245AM
Протокол связи IrDA
Протокол был разработан фирмой Robert Bosch GmbН для использования в автомобильной электронике, отличается повышенной помехоустойчивостью, надежностью и обладает следующими возможностями
Литература Основная литература
Федеральное агентство по образованию государственное образовательное учреждение высшего профессионального образования «самарский государственный аэрокосмический университет имени академика С. П. Королева»







БСИ - блок связи с интерфейсом,

ВМ - внутренняя магистраль модуля,

ФБ - функциональный блок.







ШФА - шинный формирователь адреса,

ШФД - шинный формирователь данных,

СВЗ - схема временной задержки,

ТП - триггер прерываний,

ТПДП - триггер ПДП,

РгЗП - регистр запросов прерываний,

ДША - дешифратор адреса,

CS – сигналы выборки программно-доступных регистров




DША - дешифратор адреса

РгУ - управления

РгС - регистр состояния

РгАЦП - регистр данных АЦП

РгЦАП - регистр данных ЦАП

ГотА, ГотЦ - сигналы готовности

АМ - аналоговый мультиплексор

РгВх, РгВых - входной и выходной регистры

АДМ - аналоговый демультиплексор

Y1 – управление АМ и АДМ
CSi – сигналы выборки программно-доступными регистрами



Вопросы


  • Общие характеристики магистрали ISA. Как оценить пропускную способность магистрали?

  • С помощью каких сигналов можно организовать асинхронный ?синхронный обмен?

  • Какие ограничения по времени при организации асинхронного обмена с помощью сигнала READY? С чем они связаны? Как преодолеть эти ограничения?

  • Как минимизировать число линий связи с магистралью?

  • Для каких целей используются сигналы ALE, BHE, MCS16, IOC16, 0WS, TC, AEN?

  • Основные технические характеристики подсистемы обработки прерываний магистрали.

  • Как оценить время реакции на запрос прерываний? Какие ограничения на длительность импульса запроса?

  • Сколько запросов прерывания доступно пользователю?

  • Как распределяются ресурсы шин прерываний?

  • Как распределяются приоритеты запросов прерываний? Средства управления приоритетами.

  • Как увеличить число входов запросов прерываний?

  • Как распределяются ресурсы шин передачи управления?

  • Как организовать режим Busmaster? В чем преимущества этого режима?

  • Как организуется режим ПДП на магистрали? Какие сигналы необходимо использовать?

  • Как оценить пропускную способность в режиме ПДП?

  • Какие технические средства необходимы для реализации режима ПДП?

  • Функциональные возможности контроллера ПДП. Сколько запросов ПДП доступно пользователю?

  • Какими техническими возможностями должно обладать УВВ для реализации режима ПДП?

  • Как обеспечивается доступ к памяти, объем которой больше 64К?

  • Технология проектирования модуля в стандарте ISA.

  • В чем преимущества внутреннего интерфейса, выполненного по мезонинной технологии?

  • В каких случаях проектирование внутреннего интерфейса не рационально?

  • Для каких целей используются буферные элементы в блоке связи с интерфейсом? схема временной задержки? регистр запросов прерываний?

  • Какие характеристики функционального блока следует анализировать, чтобы спроектировать блок связи с интерфейсом?

  • Каково допустимое пространство адресов УВВ? Какой метод можно использовать для минимизации адресов программно доступных регистров?

  • Как спроектировать модуль для реализации ввода-вывода в режиме программного обмена? по прерыванию? В режиме ПДП?

  • Какие дополнительные возможности обеспечивает интерфейс PC-104 по сравнению с ISA?



Интерфейс PCI


Состав магистрали PCI:


ШАД- АD(31:0), [АD(63:32)].

ШК- (3:0), STOP, RST,[(7:4)].

ШС- TRDY*, IRDY*,[ACK 64*] , [SBO, SDONE], PAR, [PAR64].

ШУО- CLK, DEVSEL*, IDSEL*, [REQ64], FRAME*.

ШПУ- REQ*, GNT*, LOCK*.

ШП- [INT A, INT B, INT C, INT D].

ШСУС-[TDI, TDO, TCK, TMS, TRST*] , PERR, SERR.

В квадратных скобках - необязательные линии интерфейса


ШАД:

АD(31:0), [АD(63:32)] - совмещенная шина адреса/данных


ШК:

- линии, по которым в фазе адреса передается команда, а в фазе данных - унитар-ный код, указывающий используемый байт ШД

RST - линия сброса

STOP - линия, по которой ведомое устройство может приостанавливать работу ведущего устройства


ШС:

PAR - линия паритета

TRDY*/IRDY*- готовность соответственно ведомого/ведущего устройства.

ACK 64* - подтверждение наличия устройства, поддерживающего 64-х разрядный обмен данными

SBO, SDONE - линии управления кэш-памятью


ШУО:

CLK - частота системного генератора

FRAME* - разрешение передачи данных

DEVSEL* - линия выборки ведомого устройства

IDSEL* - линия выборки регистров конфигурации


ШПУ:

REQ* - запрос доступа к магистрали

GNT* - подтверждение доступа

LOCK* - требование монопольного доступа


ШП:

INT A, INT B, INT C, INT D - запросы прерываний


ШСУС:

TDI, TDO, TCK, TMS, TRST* - сигналы. необходимые для работы с портом JTАG

SERR - линия системных ошибок

PERR - линия ошибки по биту паритета













Таблица 3. Команды PCI

C/BE* (3:0)

Тип команды

0000

Подтверждение прерываний

0001

Специальный цикл

0010

Чтение УВВ

0011

Запись УВВ

0100

0101

Зарезервировано

0110

Чтение памяти

0111

Запись памяти

1000

1001

Зарезервировано

1010

Чтение регистров конфигурации

1011

Запись регистров конфигурации

1100

Многократное чтение памяти

1101

Двойной адресный цикл

1110

Чтение строки памяти

1111

Запись и аннулирование памяти



Р
исунок 16.- Пространство конфигураций PCI


Device ID - идентификатор устройства

Vender ID - идентификатор производителя

Status - регистр состояния

Code - регистр команд

Class Code - кодирует основные функции устройства в виде иерархической структуры

Revision ID - идентификатор специальной версии устройства

BIST – кодирует особенности системы контроля и хранение результатов тестирования

Header Type - определяет формат области, с10h по 3Fh и отражает особенности устройства (многофункциональное или нет)

Latency Timer - таймер времени ожидания

Cache Line Size – определяет размер строки кэша

Base Address Registers- регистры диапазонов памяти и УВВ

Cardbus CIS Pointer- поле спецификации карт PCMCIA

Expansion ROM Base Address- базовый адрес ROM


Max_Iat – допустимое время ожидания ресурса магистрали

Min_GNT- время захвата магистрали

Interrupt Pin- указывает какой из выводов шины прерываний используется

Interrupt Lane- характеристики вектора прерываний










Рисунок 19. - Структурная схема УСИ


Address Latch - Регистр Адреса

PCI Bus master (DMA) Transfer Counters - Счетчики переданных байт в режиме ПДП

Config Regs - Регистры конфигурации

Add-On interface - Интерфейс локального (разрабатываемого) устройства, она же локальная шина

BIOS ROM interface - Регистры конфигурация для Plug&Play и дополнительная память(если есть)


1   2   3   4   5   6   7   8



Схожі:




База даних захищена авторським правом ©lib.exdat.com
При копіюванні матеріалу обов'язкове зазначення активного посилання відкритою для індексації.
звернутися до адміністрації